Text copied to clipboard!

Tittel

Text copied to clipboard!

ASIC Design Ingeniør

Beskrivelse

Text copied to clipboard!
Vi leter etter en dyktig og erfaren ASIC Design Ingeniør som kan bidra til utviklingen av avanserte integrerte kretser for våre innovative produkter. Som en del av vårt ingeniørteam vil du være ansvarlig for design, verifikasjon og implementering av ASIC-løsninger som oppfyller våre tekniske og funksjonelle krav. Du vil samarbeide tett med tverrfaglige team, inkludert maskinvare- og programvareingeniører, for å sikre optimal ytelse og effektivitet i våre systemer. Dine hovedoppgaver vil inkludere spesifikasjon, design og simulering av digitale og analoge kretser, samt testing og feilsøking av prototyper. Du vil også jobbe med verifikasjon ved hjelp av avanserte simuleringsverktøy og bidra til kontinuerlig forbedring av designprosesser og metodologier. For å lykkes i denne rollen bør du ha solid erfaring med ASIC-design, inkludert RTL-koding, syntese og timing-analyse. Du bør også ha god forståelse for VHDL og/eller Verilog, samt erfaring med EDA-verktøy som Cadence eller Synopsys. Videre er det en fordel om du har erfaring med FPGA-prototyping og lav-effekt designteknikker. Vi ser etter en kandidat med en sterk teknisk bakgrunn, gode problemløsningsferdigheter og evnen til å jobbe både selvstendig og i team. Du bør være detaljorientert, strukturert og ha en lidenskap for innovasjon og teknologi. Hvis du ønsker å være en del av et dynamisk og fremtidsrettet miljø hvor du kan utvikle deg faglig og bidra til banebrytende løsninger, vil vi gjerne høre fra deg!

Ansvarsområder

Text copied to clipboard!
  • Utvikle og designe ASIC-løsninger for spesifikke applikasjoner.
  • Utføre RTL-design ved hjelp av VHDL eller Verilog.
  • Gjennomføre funksjonell og timing-verifikasjon av design.
  • Samarbeide med maskinvare- og programvareteam for systemintegrasjon.
  • Optimalisere design for ytelse, strømforbruk og areal.
  • Utføre simuleringer og analyser for å sikre designkvalitet.
  • Bidra til kontinuerlig forbedring av designmetoder og prosesser.
  • Dokumentere designspesifikasjoner og testresultater.

Krav

Text copied to clipboard!
  • Mastergrad eller bachelorgrad i elektronikk, datateknikk eller tilsvarende.
  • Erfaring med ASIC-design og RTL-koding (VHDL/Verilog).
  • Kunnskap om EDA-verktøy som Cadence, Synopsys eller Mentor Graphics.
  • Forståelse for digitale designprinsipper og verifikasjonsmetoder.
  • Erfaring med FPGA-prototyping er en fordel.
  • Sterke analytiske og problemløsningsferdigheter.
  • Evne til å jobbe både selvstendig og i team.
  • Gode kommunikasjonsferdigheter på norsk og engelsk.

Potensielle intervjuspørsmål

Text copied to clipboard!
  • Kan du beskrive din erfaring med ASIC-design og RTL-koding?
  • Hvilke EDA-verktøy har du jobbet med tidligere?
  • Hvordan håndterer du utfordringer knyttet til timing-analyse?
  • Har du erfaring med FPGA-prototyping?
  • Kan du gi et eksempel på et komplekst designproblem du har løst?
  • Hvordan sikrer du at designet ditt oppfyller spesifikasjonene?
  • Hva er din erfaring med lav-effekt designteknikker?
  • Hvordan samarbeider du med andre ingeniører i et tverrfaglig team?